주문_bg

제품

XC2C256-7TQG144C QFP144 자일링스 칩 1.8V 입출력 수량 118 플래시 PLD IC 전자

간단한 설명:


제품 상세 정보

제품 태그

제품 속성

유형 설명

선택하다

범주 집적회로(IC)

임베디드

CPLD(복합 프로그래밍 가능 논리 장치)

 

 

 

제조업체 AMD 자일링스

 

시리즈 쿨러너 II

 

패키지 쟁반

 

제품상태 활동적인

 

프로그래밍 가능 유형 시스템 프로그래밍 가능

 

지연 시간 tpd(1) 최대 6.7ns

 

전압 공급 - 내부 1.7V ~ 1.9V

 

논리 요소/블록 수 16

 

매크로셀 수 256

 

게이트 수 6000

 

I/O 수 118

 

작동 온도 0°C ~ 70°C (타)

 

장착 유형 표면 실장

 

패키지/케이스 144-LQFP

 

공급자 장치 패키지 144-TQFP(20×20)

 

기본 제품 번호 XC2C256

 

제품 정보 오류 신고

유사한 보기

문서 및 미디어

리소스 유형 링크
데이터시트 XC2C256 데이터시트

CoolRunner-II CPLD 제품군

환경정보 자일링스 RoHS 인증

자일링스 REACH211 인증

특별 상품 CoolRunner™-II CPLD
PCN 어셈블리/원본 다중 개발 리드프레임 변경 2018년 10월 29일
HTML 데이터시트 XC2C256 데이터시트

환경 및 수출 분류

기인하다 설명
RoHS 상태 ROHS3 준수
수분 민감도 수준(MSL) 3(168시간)
REACH 상태 REACH 영향을 받지 않음
ECCN EAR99
HTSUS 8542.39.0001

 CPLD(복합 프로그래밍 가능 논리 장치)는 완전히 프로그래밍 가능한 AND/OR 어레이 및 매크로셀을 갖춘 논리 장치입니다.매크로셀은 CPLD의 주요 구성 요소로, 분리 정규형 표현을 구현하기 위한 복잡한 논리 연산과 논리를 포함합니다.AND/OR 배열은 완전히 재프로그래밍 가능하며 다양한 논리 기능을 수행합니다.매크로셀은 순차 또는 조합 논리를 수행하는 기능 블록으로 정의될 수도 있습니다.

 복잡한 프로그래밍 가능 논리 장치는 프로그래밍 가능 논리 어레이(PLA) 및 프로그래밍 가능 어레이 논리(PAL)와 같은 이전 논리 장치에 비해 혁신적인 제품입니다.이전 논리 장치는 프로그래밍이 불가능했기 때문에 여러 논리 칩을 함께 결합하여 논리를 구축했습니다.CPLD는 PAL과 현장 프로그래밍 가능 게이트 어레이(FPGA) 사이에 복잡성이 있습니다.또한 PAL과 FPGA의 아키텍처 기능도 갖추고 있습니다.CPLD와 FPGA의 주요 아키텍처 차이점은 FPGA는 조회 테이블을 기반으로 하는 반면 CPLD는 게이트 바다를 기반으로 한다는 것입니다.

CPLD와 FPGA의 공통 특징은 둘 다 많은 수의 게이트와 유연한 로직 제공을 갖추고 있다는 것입니다.CPLD와 PAL의 공통 기능에는 비휘발성 구성 메모리가 포함됩니다.CPLD는 프로그래밍 가능 논리 장치 시장의 선두주자로서 고급 프로그래밍, 저렴한 비용, 비휘발성 및 사용 용이성과 같은 다양한 이점을 제공합니다.

 복잡한 프로그래밍 가능 논리 장치(CPLD)은프로그래밍 가능한 논리 장치그 사이의 복잡성으로PAL그리고FPGA, 그리고 둘 다의 건축학적 특징입니다.CPLD의 주요 빌딩 블록은매크로셀, 구현하는 논리가 포함되어 있습니다.분리 정규형표현식과 더욱 전문화된 논리 연산.

특징[편집하다]

CPLD 기능 중 일부는 다음과 공통됩니다.PAL:

  • 비휘발성 구성 메모리.많은 FPGA와 달리 외부 구성ROM필요하지 않으며 CPLD는 시스템 시작 시 즉시 작동할 수 있습니다.
  • 많은 레거시 CPLD 장치의 경우 라우팅은 대부분의 논리 블록이 입력 및 출력 신호를 외부 핀에 연결하도록 제한하여 내부 상태 저장 및 깊이 계층화된 논리에 대한 기회를 줄입니다.이는 일반적으로 더 큰 CPLD 및 최신 CPLD 제품군의 요소가 아닙니다.

다른 기능은 공통점이 있습니다.FPGA:

  • 많은 수의 게이트를 사용할 수 있습니다.CPLD는 일반적으로 수천에서 수만 개에 해당합니다.논리 게이트, 적당히 복잡한 데이터 처리 장치의 구현을 허용합니다.PAL에는 일반적으로 최대 수백 개의 게이트 등가물이 있는 반면, FPGA는 일반적으로 수만에서 수백만에 이릅니다.
  • 논리에 대한 일부 조항은 다음보다 더 유연합니다.제품의 합계매크로 셀 간의 복잡한 피드백 경로를 포함한 표현과 일반적으로 사용되는 다양한 기능을 구현하기 위한 특수 논리정수 산수.

대형 CPLD와 소형 FPGA 사이의 가장 눈에 띄는 차이점은 CPLD에 온칩 비휘발성 메모리가 있다는 점입니다. 이를 통해 CPLD를 다음과 같은 용도로 사용할 수 있습니다.부트 로더” 기능을 사용하여 영구 프로그램 저장 공간이 없는 다른 장치에 제어권을 넘겨줍니다.좋은 예는 CPLD를 사용하여 비휘발성 메모리에서 FPGA에 대한 구성 데이터를 로드하는 것입니다.[1]

차이점[편집하다]

CPLD는 이전의 더 작은 장치에서 진화된 단계였습니다.PLA(첫 번째 배송:시그네틱스), 그리고PAL.이것들은 차례로 다음에 의해 선행되었습니다.표준 논리프로그래밍 기능을 제공하지 않고 여러 표준 논리 칩(또는 수백 개)을 물리적으로 함께 연결하여 논리 기능을 구축하는 데 사용되는 제품(일반적으로 인쇄 회로 기판 또는 보드에 배선하지만 때로는 특히 프로토타입을 사용하여 다음을 사용)와이어 랩배선).

FPGA와 CPLD 장치 아키텍처의 주요 차이점은 CPLD가 내부적으로 다음을 기반으로 한다는 것입니다.조회 테이블(LUT) FPGA가 사용하는 동안논리 블록.

 


  • 이전의:
  • 다음:

  • 여기에 메시지를 작성하여 보내주세요.